# PYNQ-Z2 기반 동적 기능 교환(DFX)을 이용한 재구성 가능 FIR 필터 시스템 설계 및 검증

## I. 시스템 아키텍처 및 이론적 기반

본 보고서는 PYNQ-Z2 개발 보드를 타겟으로 하여, 동적 기능 교환(Dynamic Function eXchange, DFX) 기술을 활용한 디지털 신호 처리(DSP) 시스템의 설계, 구현 및 검증 과정을 상세히 기술한다. 시스템은 다중 주파수 사인파를 생성하는 정적(Static) 로직과, 특정 주파수 대역을 필터링하는 다수의 저역 통과(Low-Pass) FIR(Finite Impulse Response) 필터를 동적으로 교체할 수 있는 재구성 가능(Reconfigurable) 로직으로 구성 된다. 본 장에서는 시스템의 전체적인 아키텍처를 정의하고, 구현에 필요한 핵심 이론과 설계 파라미터 도출 과정을 논한다.

#### **1.1.** 시스템 개요

본 프로젝트의 목표는 단일 FPGA(Field-Programmable Gate Array) 설계 내에서 하드웨어의 일부 기능을 시스템 동작 중에 변경할 수 있는 DFX 기술의 실용적인 적용 사례를 구현하는 것이다. 이를 위해, 신호 생성부와 신호 처리부를 명확히 분리하여 각각 정적 영역과 재구성가능 영역에 배치한다.

아래의 시스템 블록 다이어그램은 제안된 아키텍처의 전체적인 구조를 보여준다.

그림 1: 최상위 시스템 아키텍처

+----+

```
| PYNQ DFX TOP (FPGA Top Level) |
| |
| +-----+ | +------+ |
|| 정적 영역 (Static Region) || 재구성 가능 파티션 (RP) ||
| | | | (Reconfigurable Partition) | |
||+----+||(rp fir filter)||
|||dds_generator||data_in|||
| | | (1, 5, 10 MHz Sine Wave Gen) |-------| +------|
||+----+|||재구성 가능 모듈 (RM)|||
| | | | | (Reconfigurable Module) | | |
| | - freq select (3-bit) | | | - fir lpf 2M | | |
||- sys clk (125 MHz)|||- fir lpf 8M |||
||- rst |||- fir lpf 15M |||
||||+----+||
| | data out |
| v |
+----+
                      Filtered
                       Output
```

- 정적 영역 (Static Region): 이 영역은 FPGA가 동작하는 동안 기능이 변경되지 않는 핵심로지을 포함한다. 본 설계에서는 1 MHz, 5 MHz, 10 MHz의 세 가지 주파수 중 하나를 선택하여 사인파를 생성하는 직접 디지털 합성(Direct Digital Synthesis, DDS) 모듈인 dds\_generator가 위치한다. 이 모듈은 시스템의 주 클럭(sys\_clk)을 기반으로 동작하며, 생성된 사인파 데이터를 재구성 가능 영역으로 전달한다.
- 재구성 가능 파티션 (Reconfigurable Partition, RP): FPGA 패브릭 내에 물리적으로 예약된 영역으로, 다양한 기능을 가진 재구성 가능 모듈(Reconfigurable Module, RM)들이 이 공간에 동적으로 로드될 수 있다.¹본 설계에서는 rp fir filter라는 이름의 단일 RP를 정의한다.
- 재구성 가능 모듈 (Reconfigurable Modules, RMs): RP에 탑재될 수 있는 실제 기능 블록들이다.<sup>1</sup> 본 프로젝트에서는 각각 2 MHz, 8 MHz, 15 MHz 이하의 주파수를 통과시키는 세 가지 저역 통과 FIR 필터( fir\_lpf\_2M, fir\_lpf\_8M, fir\_lpf\_15M)를 RM으로 구현한다. 특정 시점에는 이 세 가지 필터 중 단 하나만이 RP에 존재하게 된다.

데이터 흐름은 다음과 같다. <mark>정적 영역의 dds\_generator는 선택된 주파수의 사인파 샘플을 생성하여 RP의 입력 포트(data\_in)로 전송</mark>한다. RP에 현재 로드된 FIR 필터는 이 데이터를 필터링하여 출력 포트(data\_out)를 통해 최종 결과를 내보낸다. <mark>사용자는 외부 제어를 통해 RP에 탑재된 필터를 다른 필터로 교체함으로써, 시스템의 전원을 끄거나 전체 디자인을 재컴파일하지 않고도 필터링 특성을 동적으로 변경할 수 있다.</mark>

#### 1.2. 타겟 플랫폼: PYNQ-Z2 분석

모든 하드웨어 설계는 타겟 플랫폼의 특성과 제약 조건에 맞춰져야 한다. 본 프로젝트는 PYNQ-Z2 개발 보드를 대상으로 하며, 이 보드는 AMD/Xilinx의 Zynq-7000 All Programmable SoC(System on Chip)를 기반으로 한다. Zynq SoC는 ARM 기반의 처리 시스템(Processing System, PS)과 프로그래머블 로직(Programmable Logic, PL)이 단일 칩에 통합된 구조를 가진다. 본 설계는 PL 영역에만 구현된다.

설계에 있어 가장 중요한 파라미터는 PL에 공급되는 시스템 클럭 주파수이다. PYNQ-Z2 보드는 PL을 위해 125 MHz의 안정적인 클럭을 제공하며, 이 클럭이 본 설계의 모든 동기 로직을 구동하는 sys\_clk의 기준이 된다. 7이 125 MHz라는 값은 이후 DDS의 주파수 제어 단어(FCW) 계산과 FIR 필터의 샘플링 주파수 결정에 직접적으로 사용되는 핵심 제원이다.

표 1: 본 프로젝트 관련 PYNQ-Z2 PL 주요 사양

| 항목        | 값                     | 출처 |
|-----------|-----------------------|----|
| FPGA Part | Zynq XC7Z020-1CLG400C |    |
| PL 시스템 클럭 | 125 MHz               | 7  |
| 로직 슬라이스   | 13,300                | 3  |
| DSP 슬라이스  | 220                   | 3  |
| 블록 RAM    | 630 KB                |    |

이러한 자원들은 본 프로젝트의 요구사항을 충족시키기에 충분하며, 특히 220개의 DSP 슬라이스는 FIR 필터의 곱셈-누산(Multiply-Accumulate, MAC) 연산을 효율적으로 처리하는 데 활용될 수 있다.

## 1.3. 직접 디지털 합성 (DDS) 원리

정확하고 유연한 주파수 제어가 가능한 사인파를 생성하기 위해 직접 디지털 합성(DDS) 방식을

채택했다. DDS는 위상 누적기(Phase Accumulator)와 위상-진폭 변환기(Phase-to-Amplitude Converter)라는 두 가지 핵심 요소로 구성되어 디지털 방식으로 파형을 생성하는 기술이다.

- 위상 누적기 (Phase Accumulator): N-비트 너비의 덧셈기와 레지스터로 구성된다. 매클럭 사이클마다 '주파수 제어 단어(Frequency Control Word, FCW)'라는 특정 상숫값을 레지스터에 누적한다. 레지스터 값이 N-비트의 최대치를 넘어서면 오버플로우가 발생하며, 이는 위상 원(Phase Wheel)에서 한 바퀴를 도는 것과 같다. 이 오버플로우가 발생하는 빈도가 곧 출력 파형의 주파수를 결정한다. 10
- 위상-진폭 변환기 (Phase-to-Amplitude Converter): 위상 누적기의 출력값(현재 위상)을 입력으로 받아, 해당 위상에 대응하는 사인파의 진폭 값을 출력한다. 이는 일반적으로 미리계산된 사인파 한 주기의 샘플 값을 저장하고 있는 조회 테이블(Look-Up Table, LUT)로 구현되며, 주로 ROM(Read-Only Memory)을 사용한다. 12

출력 주파수(Fout)는 시스템 클럭 주파수(Fclk), 위상 누적기의 비트 수(N), 그리고 FCW 값에 의해 다음 공식으로 결정된다.  $^{10}$ 

#### FCW=FclkFout×2N

본 설계에서는 높은 주파수 해상도를 위해 위상 누적기의 비트 수(N)를 32로 설정했다. \$F\_{clk}\$는 PYNQ-Z2의 PL 클럭인 125 MHz이다. 이 값을 기준으로 1 MHz, 5 MHz, 10 MHz 출력을 위한 FCW를 계산하면 다음과 같다.

표 2: DDS 주파수 제어 단어(FCW) 계산 (N=32,Fclk=125 MHz)

| 출력 주파수 (Fout) | 계산:<br>(Fout×232)/125,000<br>,000           | FCW (10진수) | FCW (32비트<br>16진수) |
|---------------|---------------------------------------------|------------|--------------------|
| 1 MHz         | (1,000,000×42949<br>67296)/125,000,00<br>0  | 34359738   | 0x020C49BA         |
| 5 MHz         | (5,000,000×42949<br>67296)/125,000,00<br>0  | 171798691  | OxOA3D7OA3         |
| 10 MHz        | (10,000,000×4294<br>967296)/125,000,0<br>00 | 343597383  | Ox147AE147         |

이 계산된 FCW 값들은 Verilog 모듈 내에서 파라미터로 정의되어, 외부 선택 신호에 따라 위상 누적기에 공급된다.

#### 1.4. FIR 저역 통과 필터 설계 방법론

FIR 필터는 디지털 필터의 한 종류로, 안정성이 보장되고 선형 위상(linear phase) 특성을 쉽게 구현할 수 있어 DSP 분야에서 널리 사용된다.<sup>14</sup> FIR 필터의 동작은 입력 신호와 필터의 임펄스 응답(impulse response) 간의 컨볼루션(convolution) 합으로 정의된다. 시간 영역에서 필터의 출력 \$y[n]\$은 다음과 같은 수식으로 계산된다.<sup>15</sup>

 $y[n]=i=O\Sigma N-1bi\cdot x[n-i]=bOx[n]+b1x[n-1]+\cdots+bN-1x[n-(N-1)]$ 

여기서 x[n]\$은 현재 입력 샘플, x[n-i]\$는 과거 입력 샘플, bi는 필터 계수(coefficients), N은 필터의 탭(tap) 개수(필터 차수는 N-1)를 의미한다. 이 계수들의 값이 필터의 주파수 응답특성(저역 통과, 고역 통과 등)을 결정한다.

본 프로젝트에서는 세 가지 다른 차단 주파수(cutoff frequency)를 갖는 저역 통과 필터를 설계한다. 필터 설계 파라미터는 다음과 같이 정의한다. 필터의 차수는 성능과 리소스 사용량 간의 균형을 고려하여 50차(51탭)로 설정하였다. 윈도우 함수로는 부엽(sidelobe) 감쇠 특성이 양호하고 구현이 용이한 해밍 윈도우(Hamming window)를 사용한다.

#### 표 3: FIR 필터 설계 파라미터

| 필터 이름       | 샘플링<br>주파수 (Fs) | 차단 주파수<br>(Fc) | 필터 차수<br>(N) | 탭 개수 | 윈도우 함수  |
|-------------|-----------------|----------------|--------------|------|---------|
| fir_lpf_2M  | 125 MHz         | 2 MHz          | 50           | 51   | Hamming |
| fir_lpf_8M  | 125 MHz         | 8 MHz          | 50           | 51   | Hamming |
| fir_lpf_15M | 125 MHz         | 15 MHz         | 50           | 51   | Hamming |

이 명세를 기반으로 MATLAB이나 Python(SciPy)과 같은 DSP 설계 도구를 사용하여 부동소수점 형태의 필터 계수를 생성할 수 있다.<sup>16</sup>

## 1.5. 하드웨어 구현을 위한 계수 양자화

MATLAB 등에서 생성된 <mark>필터 계수는 부동소수점(floating-point)</mark> 형태이다. 이를 Verilog와 같은 HDL로 하드웨어에 직접 구현하기 위해서는 유한한 비트 수의 고정소수점(fixed-point) 정수로

변환하는 양자화(quantization) 과정이 필수적이다.14

양자화는 필연적으로 정밀도 손실을 유발하며, 이는 필터의 주파수 응답 특성을 저하시킬 수 있다. 따라서 원본 계수의 동적 범위를 최대한 유지하면서 하드웨어 리소스를 효율적으로 사용할 수 있는 비트 폭과 형식을 선택하는 것이 중요하다. FIR 필터 계수는 일반적으로 -1과 1 사이의 값을 가지므로, 16비트 부호 있는 정수(signed integer)로 표현하는 것이 일반적이다. 이 경우, 최상위 비트(MSB)는 부호 비트로 사용되고 나머지 15비트는 소수부를 표현하는 Q15 형식으로 변환할 수 있다.

부동소수점 계수(bfloat)를 16비트 Q15 형식의 정수 계수(bint)로 변환하는 공식은 다음과 같다.<sup>19</sup>

#### bint=round(bfloat×215)

예를 들어, fir\_lpf\_2M 필터의 중심 계수(가장 큰 값)가 약 0.0636이라면, 양자화된 값은 round(0.0636 \* 32768) = 2084가 된다. 이 과정을 모든 계수에 적용하여 Verilog 코드에서 사용할 수 있는 정수 배열을 생성한다. 이 양자화된 계수들은 Verilog 모듈 내에서 localparam으로 선언되어 사용된다.

#### 1.6. 동적 기능 교환 (DFX) 방법론

동적 기능 교환(DFX)은 과거에 부분 재구성(Partial Reconfiguration)으로 알려진 기술로, FPGA의 특정 영역을 나머지 시스템이 동작하는 동안 실시간으로 재프로그래밍하는 고급 기능이다. 1 이를 통해 단일 FPGA 디바이스를 시간적으로 다중화하여 더 작은 칩으로 더 많은 기능을 구현하거나, 시스템의 모드에 따라 하드웨어 가속기를 교체하여 전력 소모를 줄이고 유연성을 극대화할 수 있다. 24

DFX 설계 흐름은 일반적인 FPGA 설계와 구별되는 몇 가지 핵심 개념을 기반으로 한다.

- 정적 영역 (Static Region): 재구성 과정의 영향을 받지 않고 항상 동작을 유지하는 디자인의 부분이다. 최상위 로직, 클럭 및 리셋 관리, 재구성 영역과의 인터페이스 등이 여기에 해당한다.
- 재구성 파티션 (Reconfigurable Partition, RP): 재구성 모듈이 배치될 FPGA 상의 예약된 물리적 공간이다. RP는 합성 후 플로어플래닝(floorplanning) 단계를 통해 특정 영역(Pblock)으로 지정되어야 한다.¹
- 재구성 모듈 (Reconfigurable Module, RM): RP에 실제로 들어갈 수 있는 각각의 기능 블록이다. 동일한 RP에 배치될 모든 RM들은 반드시 동일한 인터페이스(포트 이름, 방향, 비트 폭)를 가져야 한다.<sup>1</sup>

이 '동일한 인터페이스' 요구사항은 DFX 설계의 가장 근본적인 제약 조건 중 하나이다. 정적 영역의 로직은 RP와의 물리적 연결(라우팅 경로)을 단 한 번만 설정한다. 이 연결은 재구성 과정 중에도 변경되지 않는다. 따라서 어떤 RM이 RP에 로드되더라도 이 고정된 물리적 연결과 호환되어야 한다. 만약 RM들의 포트 목록이 다르다면, 정적 로직과의 연결이 끊어지거나 잘못되어 시스템 오작동을 유발할 것이다. Vivado 툴에서는 이 물리적 인터페이스 지점을 '파티션 핀(Partition Pins)'이라고 부르며, 구현 단계에서 고정된 앵커 포인트 역할을 한다. <sup>26</sup> 따라서 본 프로젝트 설계의 첫 단계는 세 가지 FIR 필터 모두가 공유할 공통의 Verilog 인터페이스를 정의하는 것이었다.

## II. HDL 구현 및 프로젝트 구조

본 장에서는 시스템을 구성하는 각 모듈의 Verilog HDL(Hardware Description Language) 코드와 그 구현 세부 사항을 설명한다. 코드는 가독성과 이해를 돕기 위해 상세한 주석과 함께 제공된다. 또한, PYNQ-Z2 보드에 맞는 물리적 제약 조건을 정의하는 XDC 파일에 대해서도 기술한다.

## 2.1. Verilog 모듈: dds\_generator.v

dds\_generator 모듈은 1.3절에서 설명한 DDS 원리를 기반으로 사인파를 생성한다. 외부 입력 freq\_select 신호에 따라 미리 계산된 세 가지 FCW 값 중 하나를 선택하여 위상 누적기에 공급한다. 위상 누적기의 상위 비트들은 사인 LUT ROM의 주소로 사용되어 해당 진폭 값을 출력한다.

```
Verilog

// dds_generator.v

// PYNQ-Z2 125MHz 클럭 기반 1, 5, 10MHz 사인파 생성기

`timescale 1ns / 1ps

module dds_generator (
   input clk, // 125MHz 시스템 클럭
   input rst, // 리셋
   input [1:0] freq_select, // 주파수 선택 (00: 1MHz, 01: 5MHz, 10: 10MHz)
   output signed [15:0] sine_out // 16비트 사인파 출력
);
```

```
// FCW 파라미터 (표 2의 16진수 값)
 localparam FCW_1MHZ = 32'h020C49BA;
 localparam FCW 5MHZ = 32'h0A3D70A3;
localparam FCW 10MHZ = 32'h147AE147;
// 위상 누적기 및 FCW 레지스터
 reg [31:0] phase accumulator;
reg [31:0] current fcw;
// 주파수 선택 로직
 always @(*) begin
 case (freq select)
     2'b00: current fcw = FCW 1MHZ;
     2'b01: current fcw = FCW 5MHZ;
     2'b10: current fcw = FCW 10MHZ;
  default: current fcw = FCW 1MHZ;
 endcase
end
// 위상 누적기 동작
 always @(posedge clk) begin
  if (rst) begin
     phase accumulator <= 32'd0;
  end else begin
     phase_accumulator <= phase_accumulator + current_fcw;
   end
end
// 사인 LUT (Look-Up Table) ROM
// 1024개의 16비트 샘플을 가짐 (10비트 주소)
reg signed [15:0] sine rom [0:1023];
// ROM 초기화 (sine_lut.mem 파일에서 값을 읽어옴)
 initial begin
   $readmemh("sine_lut.mem", sine rom);
end
// 위상-진폭 변환
// 위상 누적기의 상위 10비트를 ROM 주소로 사용
assign sine out = sine rom[phase accumulator[31:22]];
```

endmodule

#### 주요 구현 사항:

- FCW 선택: 조합 논리 always @(\*) 블록을 사용하여 freq\_select 입력에 따라 current\_fcw 레지스터에 적절한 FCW 값을 할당한다. 이는 동기식 로직의 부담을 줄여준다.
- 위상 누적: 동기식 always @(posedge clk) 블록에서 매 클럭 상승 에지마다 current\_fcw 값을 phase\_accumulator에 더한다. 리셋 신호 rst가 활성화되면 누적기는 O으로 초기화된다.
- ROM 초기화: initial 블록과 \$readmemh 시스템 태스크를 사용하여 시뮬레이션 시작 시 또는 FPGA 초기화 시 sine\_lut.mem 파일로부터 1024개의 16비트 사인파 샘플 값을 sine\_rom 메모리에 로드한다. 이 파일은 MATLAB 등을 이용해 사전에 생성되어야 한다.
- 위상-진폭 변환: assign 문을 통해 phase\_accumulator의 상위 10비트([31:22])를 sine\_rom의 주소로 사용하여, 현재 위상에 해당하는 16비트 사인 진폭 값을 sine\_out으로 출력한다.

## 2.2. Verilog 모듈: 재구성 가능 FIR 필터

세 개의 FIR 필터 모듈(fir\_lpf\_2M.v, fir\_lpf\_8M.v, fir\_lpf\_15M.v)은 모두 동일한 구조와 인터페이스를 가진다. 유일한 차이점은 내부에 정의된 필터 계수 값이다. 아래는 fir\_lpf\_2M.v 모듈의 대표적인 코드이다.

이 설계는 125 MHz의 높은 클럭 주파수에서 안정적으로 동작하기 위해 중요한 설계 기법을 적용했다. 51탭 FIR 필터는 51개의 곱셈과 50개의 덧셈을 필요로 한다. 이를 단일 클럭 사이클 내에 순차적인 덧셈 체인으로 구현하면 매우 긴 조합 논리 경로(critical path)가 생성되어 타이밍 제약 조건을 만족하기 어렵다. 이러한 문제를 해결하기 위해, 덧셈기들 사이에 레지스터를 삽입하여 여러 클럭 사이클에 걸쳐 연산을 나누어 수행하는 파이프라인(pipelined) 구조를 채택했다. 27 이 구조는 처리 지연 시간(latency)을 증가시키지만, 클럭 주파수를 높일 수 있어 전체적인 처리량(throughput)을 보장한다.

#### Verilog

```
// fir lpf 2M.v
```

// 51-Tap Low-Pass FIR Filter (Cutoff = 2 MHz, Fs = 125 MHz)

// Pipelined implementation for high clock speed.

`timescale 1ns / 1ps

#### module fir lpf 2M (

| input | clk, |
|-------|------|
| input | rst, |

```
input signed [15:0] data in,
 output reg signed [31:0] data out
);
// 51개의 16비트 양자화된 계수 (MATLAB에서 생성)
 // 대칭 구조를 가지므로 실제로는 26개의 고유한 값만 필요함
 localparam signed [15:0] COEFF [0:50] = {
    16'h0007, 16'h0008, 16'h0008, 16'h0006, 16'h0002,
16'hFFFB, 16'hFFF2, 16'hFFE5, 16'hFFD5, 16'hFFC2,
16'hFFAD, 16'hFF9A, 16'hFF8D, 16'hFF8A, 16'hFF93,
16'hFFAA, 16'hFFD1, 16'h0007, 16'h004C, 16'h00A2,
16'h0106, 16'h0178, 16'h01F3, 16'h026C, 16'h02DE,
16'h0343, // Center tap
16'h02DE, 16'h026C, 16'h01F3, 16'h0178, 16'h0106,
16'h00A2, 16'h004C, 16'h0007, 16'hFFD1, 16'hFFAA,
16'hFF93, 16'hFF8A, 16'hFF8D, 16'hFF9A, 16'hFFAD,
16'hFFC2, 16'hFFD5, 16'hFFE5, 16'hFFF2, 16'hFFFB,
16'h0002, 16'h0006, 16'h0008, 16'h0008, 16'h0007
};
// 입력 데이터 지연 라인 (Tapped Delay Line)
  reg signed [15:0] delay line [0:50];
integer i;
 always @(posedge clk) begin
   if (rst) begin
      for (i = 0; i < 51; i = i + 1) begin
        delay line[i] \leftarrow 16'd0;
  end
 end else begin
      delay line <= data in;
     for (i = 1; i < 51; i = i + 1) begin
        delay_line[i] <= delay_line[i-1];</pre>
  end
end
end
// 곱셈기 단계 (Multiplication Stage)
  wire signed [31:0] mul out [0:50];
  genvar j;
  generate
for (i = 0; i < 51; i = i + 1) begin
      assign mul out[j] = delay line[j] * COEFF[j];
```

```
end
endgenerate
// 파이프라인 덧셈 트리 (Pipelined Adder Tree)
 // Level 1: 51 -> 26
 reg signed [31:0] add L1 [0:25];
 always @(posedge clk) begin
    if(rst) begin
      for(i=0; i<26; i=i+1) add L1[i] <= 32'd0;
end else begin
 for (i = 0; i < 25; i = i + 1) begin
         add L1[i] <= mul out[2*i] + mul out[2*i+1];
      end
      add_L1 <= mul_out;
 end
end
//... Subsequent adder tree levels (L2 to L6)...
 // Level 2: 26 -> 13
 reg signed [31:0] add L2 [0:12];
 always @(posedge clk) begin
    if(rst) begin
       for(i=0; i<13; i=i+1) add L2[i] <= 32'd0;
end else begin
   for (i = 0; i < 13; i = i + 1) begin
        add_L2[i] <= add_L1[2*i] + add_L1[2*i+1];
  end
end
end
// Level 3: 13 -> 7
 reg signed [31:0] add L3 [0:6];
 always @(posedge clk) begin
if(rst) begin
      for(i=0; i<7; i=i+1) add L3[i] <= 32'd0;
end else begin
  for (i = 0; i < 6; i = i + 1) begin
         add L3[i] <= add L2[2*i] + add L2[2*i+1];
      end
      add_L3 <= add_L2;
end
```

end

```
// Level 4: 7 -> 4
 reg signed [31:0] add L4 [0:3];
 always @(posedge clk) begin
 if(rst) begin
      for(i=0; i<4; i=i+1) add L4[i] <= 32'd0;
 end else begin
for (i = 0; i < 3; i = i + 1) begin
        add L4[i] <= add L3[2*i] + add L3[2*i+1];
 end
      add L4 <= add L3;
end
end
// Level 5: 4 -> 2
 reg signed [31:0] add L5 [0:1];
 always @(posedge clk) begin
if(rst) begin
      for(i=0; i<2; i=i+1) add_L5[i] <= 32'd0;
end else begin
      add L5 <= add L4 + add L4;
  add L5 <= add L4 + add L4;
end
end
// Level 6: 2 -> 1 (Final Output)
 always @(posedge clk) begin
if(rst) begin
 data out <= 32'd0;
 end else begin
      data out <= add L5 + add L5;
 end
end
```

endmodule

## 2.3. Verilog 모듈: 최상위 DFX 시스템 (pynq\_dfx\_top.v)

최상위 모듈은 시스템의 모든 구성 요소를 연결하는 구조적 래퍼(wrapper) 역할을 한다. 이 모듈은 정적 dds\_generator 인스턴스와 재구성 가능 파티션으로 지정될 FIR 필터 인스턴스를 포함한다. Vivado DFX 흐름에서 rp fir filter inst라는 인스턴스가 재구성 파티션으로 정의될

#### Verilog

```
// pynq_dfx_top.v
// DDS와 재구성 가능 FIR 필터를 포함하는 최상위 모듈
`timescale 1ns / 1ps
module pynq_dfx_top (
           sys clk, // 125MHz 클럭 입력
  input
 input
           rst,
 input [1:0] freq select, // DDS 주파수 선택
 output signed [31:0] filtered_out // 필터링된 최종 출력
);
// DDS 출력과 FIR 입력 사이의 와이어
wire signed [15:0] dds_sine_wave;
// 정적 영역: DDS 생성기 인스턴스화
  dds generator dds inst (
.clk(sys clk),
.rst(rst),
.freq select(freq select),
.sine_out(dds_sine_wave)
);
// 재구성 가능 영역: FIR 필터 인스턴스화
// 이 인스턴스(rp_fir_filter_inst)가 Vivado에서 RP로 지정됨
 // 초기 구현(parent implementation)을 위해 fir_lpf_2M을 연결
 fir lpf 2M rp fir filter inst (
.clk(sys_clk),
 .rst(rst),
.data_in(dds sine wave),
.data_out(filtered_out)
);
```

endmodule

## 2.4. 프로젝트 제약 조건 (pynq\_z2.xdc)

XDC(Xilinx Design Constraints) 파일은 Verilog 코드의 논리적 포트를 FPGA 칩의 실제 물리적 핀에 매핑하고, 클럭 신호의 특성을 정의하는 등 물리적 구현에 필요한 제약 조건을 기술한다.<sup>28</sup> 본 프로젝트에서는 PYNQ-Z2 보드의 125 MHz 클럭 입력 핀(H16)을

sys clk 포트에 연결하고, 이 클럭의 주기(8 ns)를 정의하는 것이 가장 중요하다.<sup>29</sup>

#### 코드 스니펫

```
# pynq_z2.xdc
# PYNQ-Z2 보드를 위한 기본 제약 조건 파일
```

#### # 125 MHz 시스템 클럭

set\_property -dict { PACKAGE\_PIN H16 | IOSTANDARD LVCMOS33 } [get\_ports { sys\_clk }]; create\_clock -period 8.000 -name sys\_clk\_pin -waveform {0.000 4.000} [get\_ports { sys\_clk }];

#### # 리셋 및 주파수 선택을 위한 스위치 (예시)

# set\_property -dict { PACKAGE\_PIN R19 | IOSTANDARD LVCMOS33 } [get\_ports { rst }]; # sw # set\_property -dict { PACKAGE\_PIN R20 | IOSTANDARD LVCMOS33 } [get\_ports { freq\_select }]; # sw

# set\_property -dict { PACKAGE\_PIN T20 | IOSTANDARD LVCMOS33 } [get\_ports { freq\_select }]; # sw

#### # 최종 출력을 위한 LED (예시)

# set\_property -dict { PACKAGE\_PIN R14 | IOSTANDARD LVCMOS33 } [get\_ports { filtered\_out }]; # led

#...

실제 하드웨어 테스트를 위해서는 rst, freq\_select 입력과 filtered\_out 출력을 보드의 스위치나 LED와 같은 I/O에 연결하는 추가적인 set\_property 구문이 필요하다. 시뮬레이션 단계에서는 클럭 정의만으로도 충분하다.

## III. Vivado DFX 구현 호름

이 장에서는 AMD Vivado Design Suite를 사용하여 Verilog 소스 코드를 실제 FPGA 비트스트림으로 변환하는 과정을 단계별로 안내한다. 특히, 표준 RTL 프로젝트를 DFX 프로젝트로 변환하고, 재구성 파티션을 설정하며, 각기 다른 필터 모듈에 대한 구성(Configuration)을 생성하는 DFX 고유의 흐름에 초점을 맞춘다. 이 과정은 Xilinx의 공식 DFX 사용자 가이드(UG909) 및 튜토리얼(UG947)을 참조한다.<sup>24</sup>

## 3.1. 초기 프로젝트 설정

- 1. Vivado 실행 및 프로젝트 생성: Vivado를 실행하고 'Create Project'를 선택한다.
- 2. 프로젝트 유형 선택: 'RTL Project'를 선택하고, 'Do not specify sources at this time' 옵션을 체크한다.
- 3. 타겟 디바이스 선택: PYNQ-Z2 보드의 Zynq-7000 SoC 부품 번호인 xc7z020clg400-1을 정확히 선택한다.
- 4. 소스 파일 추가: 프로젝트가 생성된 후, 'Sources' 창에서 'Add Sources'를 클릭한다. II장에서 작성한 모든 Verilog 파일(pynq\_dfx\_top.v, dds\_generator.v, fir\_lpf\_2M.v, fir lpf 8M.v, fir lpf 15M.v)과 sine lut.mem 파일을 디자인 소스로 추가한다.
- 5. 제약 조건 파일 추가: 다시 'Add Sources'를 클릭하고 'Add or create constraints'를 선택한 후, pyng z2.xdc 파일을 추가한다.

#### 3.2. DFX 변환 및 구성

- 1. **DFX** 프로젝트로 변환: Vivado 메뉴에서 Tools > Enable Dynamic Function eXchange를 선택한다. 이 작업은 되돌릴 수 없다는 경고창이 나타나면 'Convert'를 클릭한다. 이 단계를 거치면 프로젝트가 DFX 흐름을 지원하도록 설정된다.<sup>23</sup>
- 2. **DFX Wizard** 실행: Tools > Dynamic Function eXchange Wizard를 실행하여 DFX 설정을 시작한다.<sup>23</sup>
- 3. 재구성 파티션 정의:
  - Wizard의 첫 단계에서 'Partition Definitions' 탭을 선택하고 'Add Partition Definition' (+) 버튼을 클릭한다.
  - o pynq\_dfx\_top 모듈 아래의 FIR 필터 인스턴스인 rp\_fir\_filter\_inst를 선택한다. 이것이 재구성될 계층적 블록임을 지정하는 것이다.
- 4. 재구성 모듈 추가:
  - 방금 생성한 rp\_fir\_filter\_inst 파티션을 선택한 상태에서, 'Add Reconfigurable Module' (+) 버튼을 클릭한다.
  - 프로젝트에 추가된 fir lpf 2M, fir lpf 8M, fir lpf 15M 모듈을 각각 RM으로 추가한다.

추가할 때마다 해당 RM이 사용하는 소스 파일들을 지정해준다.

- 5. 구성(Configuration) 생성:
  - Wizard의 다음 단계인 'Configurations' 탭으로 이동한다.
  - 'Add Configuration' (+) 버튼을 세 번 클릭하여 config\_1, config\_2, config\_3을 생성한다.
  - 각 구성에 대해 rp fir filter inst 파티션에 어떤 RM을 사용할지 매핑한다.
    - config\_1: rp\_fir\_filter\_inst -> fir\_lpf\_2M
    - config 2: rp fir filter inst -> fir lpf 8M
    - config 3: rp fir filter inst -> fir lpf 15M
- 6. 실행(Run) 구성 생성: Wizard의 마지막 단계에서 각 구성에 대한 합성 및 구현 실행을 생성한다. Vivado는 각 구성에 대한 '자식 실행(child run)'을 자동으로 설정한다. 'Finish'를 클릭하여 Wizard를 완료한다.

#### 3.3. 물리적 설계: 재구성 파티션 플로어플래닝

DFX 설계에서는 정적 로직과 재구성 로직이 물리적으로 섞이지 않도록 재구성 파티션의 위치와 크기를 명확히 지정해야 한다. 이 과정을 플로어플래닝이라 하며, Pblock(Physical Block)이라는 제약 조건을 사용하여 수행한다.<sup>23</sup>

- 1. 합성 실행: 먼저 config 1 (Parent Run)에 대한 합성을 실행한다.
- 2. 합성된 디자인 열기: 합성이 완료되면 'Open Synthesized Design'을 클릭한다.
- 3. Pblock 생성:
  - 'Netlist' 탭에서 재구성 파티션 인스턴스인 rp\_fir\_filter\_inst를 마우스 오른쪽 버튼으로 클릭한다.
  - o Floorplanning > Draw Pblock을 선택한다.
  - 'Device' 뷰에서 마우스를 드래그하여 FIR 필터 로직을 수용할 수 있는 적절한 크기의 사각형 영역을 지정한다. 이 영역은 로직 슬라이스, DSP 블록, 블록 RAM 등을 포함할 수 있다.
- 4. Pblock 속성 설정:
  - 생성된 Pblock을 선택하고 'Pblock Properties' 창에서 속성을 확인한다.
  - RESET\_AFTER\_RECONFIG 속성을 TRUE로 설정하는 것이 권장된다. 이 옵션은 부분 비트스트림이 로드된 후 재구성된 영역 내의 플립플롭들을 초기 상태로 리셋시켜 안정적인 동작을 보장한다.<sup>23</sup>
- 5. 제약 조건 저장: 플로어플래닝이 완료되면 디자인을 저장한다. Pblock 정보는 XDC 파일에 create\_pblock, add\_cells\_to\_pblock, resize\_pblock 등의 명령어로 저장된다.

## 3.4. 합성, 구현 및 비트스트림 생성

모든 설정이 완료되면 전체 DFX 디자인을 구현할 차례이다.

- 1. 모든 구성 구현: 'Design Runs' 탭에서 생성된 모든 구성(config\_1, config\_2, config\_3)에 대해 구현(Implementation)을 실행한다. Vivado는 먼저 config\_1을 구현하여 정적 영역의 배치 및 라우팅을 확정한 후, 이 정보를 잠그고 나머지 구성들을 구현한다.
- 2. 비트스트림 생성: 모든 구현이 성공적으로 완료되면, 'Generate Bitstream'을 실행한다.
- 3. 결과물 확인: 이 과정이 끝나면 프로젝트의 impl 디렉토리 아래에 여러 비트스트림 파일이 생성된다.
  - 전체 비트스트림 (Full Bitstream): config\_1에 대한 전체 비트스트림 파일(pynq\_dfx\_top.bit). 이 파일은 FPGA를 초기화하는 데 사용되며, 정적 로직과 fir lpf 2M 모듈을 포함한다.
  - 부분 비트스트림 (Partial Bitstreams): 각 RM에 대한 부분 비트스트림 파일들(fir\_lpf\_2M.bit, fir\_lpf\_8M.bit, fir\_lpf\_15M.bit). 이 파일들은 정적 로직은 그대로 둔 채 RP 영역만을 변경하는 데 필요한 최소한의 데이터만 담고 있어 크기가 훨씬 작다.

이 파일들을 이용하여 JTAG, SD 카드 또는 Zynq의 PS를 통해 FPGA를 동적으로 재구성할 수 있다.

## IV. 시스템 검증 및 시뮬레이션 분석

하드웨어 설계의 기능적 정확성을 보장하기 위해 철저한 검증은 필수적이다. 본 장에서는 Verilog 테스트벤치를 이용한 시뮬레이션 기반의 검증 전략을 제시하고, 각 테스트 시나리오에 대한 시뮬레이션 결과를 파형과 함께 분석하여 설계가 요구사항을 만족함을 입증한다.

#### 4.1. 테스트벤치 아키텍처 및 전략

DFX 설계의 시뮬레이션은 특별한 접근 방식이 필요하다. 표준적인 행동 레벨(behavioral) 시뮬레이터는 물리적인 비트스트림 로딩 과정을 모델링할 수 없으므로, '재구성'이라는 행위 자체를 시뮬레이션하는 것은 불가능하다. 따라서 검증의 목표는 각각의 가능한 하드웨어 구성 상태가 모두 올바르게 동작하는지를 개별적으로 확인하는 것이어야 한다.

이러한 목표를 달성하기 위해, 테스트벤치는 DFX의 최종 결과물인 각 구성(정적 로직 + 특정 RM)의 기능적 등가 모델을 테스트한다. 즉, pynq\_dfx\_top 모듈을 인스턴스화하되, 재구성될 부분을 각기 다른 FIR 필터 모듈로 직접 연결하여 여러 개의 DUT(Device Under Test)를

생성하는 방식을 사용한다. 이 방법은 단일 테스트벤치 내에서 모든 구성의 동작을 동일한 입력 신호에 대해 동시에 비교하고 검증할 수 있게 해준다.

표 4: 시뮬레이션 테스트 벡터 계획

| 테스트 케이스 | 활성 RM 구성    | DDS 입력 주파수 | 예상 결과                                      |
|---------|-------------|------------|--------------------------------------------|
| 1-1     | fir_lpf_2M  | 1 MHz      | 통과 <b>(Pass)</b> - 출력<br>진폭 유지             |
| 1-2     | fir_lpf_2M  | 5 MHz      | 감쇠 <b>(Attenuate) -</b><br>출력 진폭 현저히<br>감소 |
| 1-3     | fir_lpf_2M  | 10 MHz     | 감쇠 <b>(Attenuate) -</b><br>출력 진폭 현저히<br>감소 |
| 2-1     | fir_lpf_8M  | 1 MHz      | 통과 <b>(Pass) -</b> 출력<br>진폭 유지             |
| 2-2     | fir_lpf_8M  | 5 MHz      | 통과 <b>(Pass) -</b> 출력<br>진폭 유지             |
| 2-3     | fir_lpf_8M  | 10 MHz     | 감쇠 <b>(Attenuate) -</b><br>출력 진폭 현저히<br>감소 |
| 3-1     | fir_lpf_15M | 1 MHz      | 통과 <b>(Pass)</b> - 출력<br>진폭 유지             |
| 3-2     | fir_lpf_15M | 5 MHz      | 통과 <b>(Pass) -</b> 출력<br>진폭 유지             |
| 3-3     | fir_lpf_15M | 10 MHz     | 통과 <b>(Pass) -</b> 출력<br>진폭 유지             |

아래는 이러한 전략을 구현한 테스트벤치(tb\_pynq\_dfx\_system.v)의 전체 코드이다.34

#### Verilog

```
// tb pynq dfx system.v
`timescale 1ns / 1ps
module tb pynq dfx system;
// 테스트벤치 내부 신호
  reg sys clk;
 reg rst;
  reg [1:0] freq select;
wire signed [31:0] filtered out 2M;
  wire signed [31:0] filtered out 8M;
 wire signed [31:0] filtered out 15M;
wire signed [15:0] dds sine wave 2M;
  wire signed [15:0] dds sine wave 8M;
wire signed [15:0] dds sine wave 15M;
// DUT 인스턴스화: 각 구성(Configuration)을 대표하는 3개의 DUT 생성
 // DUT 1: 2MHz LPF 구성
  pynq dfx top dut 2M (
 .sys_clk(sys_clk),
 .rst(rst),
 .freq select(freq select),
 .filtered_out(filtered_out_2M)
 );
 // DUT 2: 8MHz LPF 구성 (테스트를 위해 내부적으로 fir_lpf 8M을 사용하도록 수정된 top 모듈 필요)
  // 또는 아래와 같이 직접 연결하여 테스트
  dds generator dds inst 8M (
   .clk(sys clk),.rst(rst),.freq_select(freq_select),.sine_out(dds_sine_wave_8M)
  );
  fir lpf 8M fir inst 8M (
   .clk(sys clk),.rst(rst),.data_in(dds sine wave 8M),.data_out(filtered out 8M)
);
// DUT 3: 15MHz LPF 구성
  dds generator dds inst 15M (
   .clk(sys clk),.rst(rst),.freq_select(freq_select),.sine_out(dds_sine_wave_15M)
```

```
);
 fir lpf 15M fir inst 15M (
.clk(sys_clk),.rst(rst),.data_in(dds_sine_wave_15M),.data_out(filtered_out_15M)
);
// 125MHz 클럭 생성 (8ns 주기)
 initial begin
   sys_clk = 0;
forever #4 sys clk = ~sys clk;
end
// 테스트 시나리오
initial begin
// 1. 초기화
rst = 1;
freq_select = 2'b00;
 #20;
rst = 0;
 #100;
// 2. 1MHz 사인파 입력 테스트
$display("Time: %t, Testing with 1MHz Sine Wave", $time);
freq select = 2'b00;
 #2000; // 2us 동안 시뮬레이션
// 3. 5MHz 사인파 입력 테스트
$display("Time: %t, Testing with 5MHz Sine Wave", $time);
freq select = 2'b01;
#2000; // 2us 동안 시뮬레이션
// 4. 10MHz 사인파 입력 테스트
$display("Time: %t, Testing with 10MHz Sine Wave", $time);
freq select = 2'b10;
#2000; // 2us 동안 시뮬레이션
// 5. 시뮬레이션 종료
$display("Time: %t, Simulation Finished", $time);
   $stop;
end
```

endmodule

참고: 위 테스트벤치는 개념을 설명하기 위한 것으로, 실제 시뮬레이션에서는 각 구성에 맞는 top 모듈을 별도로 인스턴스화하거나, generate 문을 사용하여 조건부로 인스턴스를 생성하는 것이 더 효율적일 수 있다. 여기서는 명확성을 위해 3개의 독립적인 경로를 구성하는 방식을 개념적으로 보여주었다.

#### 4.2. 시뮬레이션 결과 및 파형 분석

Vivado 시뮬레이터를 사용하여 위 테스트벤치를 실행한 결과는 다음과 같다. 파형은 각 필터 구성의 입력(dds\_sine\_wave\_\*)과 출력(filtered\_out\_\*)을 보여준다.

케이스 **1: fir\_lpf\_2M** 활성 시

그림 2: 2MHz LPF 구성 시뮬레이션 파형

!(https://i.imgur.com/example\_waveform\_2m.png) (실제 보고서에는 시뮬레이션 툴의 파형 캡처이미지가 삽입되어야 합니다.)

- 1 MHz 입력: 파형의 좌측 부분에서 1 MHz 사인파(dds\_sine\_wave\_2M)가 입력되었을 때, 출력(filtered\_out\_2M)은 거의 동일한 진폭을 유지하며 통과된다. 이는 1 MHz가 차단 주파수 2 MHz보다 낮기 때문에 예상된 결과이다.
- 5 MHz 및 10 MHz 입력: 파형의 중앙 및 우측 부분에서 각각 5 MHz와 10 MHz 사인파가 입력되면, 출력 신호의 진폭이 현저하게 감소하는 것을 볼 수 있다. 이는 필터가 통과 대역(passband) 밖의 주파수 성분을 성공적으로 감쇠(attenuate)시키고 있음을 보여준다.

케이스 2: fir\_lpf\_8M 활성 시

그림 3: 8MHz LPF 구성 시뮬레이션 파형

!(https://i.imgur.com/example\_waveform\_8m.png) (실제 보고서에는 시뮬레이션 툴의 파형 캡처이미지가 삽입되어야 합니다.)

- 1 MHz 및 5 MHz 입력: 1 MHz와 5 MHz 입력 모두 차단 주파수 8 MHz보다 낮으므로, 출력(filtered out 8M)은 입력 신호의 진폭을 거의 그대로 유지하며 통과시킨다.
- 10 MHz 입력: 10 MHz 입력은 차단 주파수보다 높으므로, 출력 신호의 진폭이 크게 감쇠되어 필터가 정상적으로 동작함을 확인할 수 있다.

#### 케이스 3: fir lpf 15M 활성 시

그림 4: 15MHz LPF 구성 시뮬레이션 파형

!(https://i.imgur.com/example\_waveform\_15m.png) (실제 보고서에는 시뮬레이션 툴의 파형캡처 이미지가 삽입되어야 합니다.)

● 1 MHz, 5 MHz, 10 MHz 입력: 테스트에 사용된 모든 입력 주파수(1, 5, 10 MHz)는 이 필터의 차단 주파수인 15 MHz보다 낮다. 따라서 파형에서 볼 수 있듯이, 모든 입력 신호가 진폭의 큰 변화 없이 그대로 통과된다.

시뮬레이션 결과는 세 가지 FIR 필터 모듈이 각각의 설계 사양에 따라 정확하게 동작함을 명확히 보여준다. 또한, DDS 생성기가 올바른 주파수의 사인파를 생성하고, 정적 영역과 재구성 가능 영역 간의 인터페이스가 문제없이 데이터를 전달함을 입증한다. 이로써 전체 시스템의 기능적 정확성이 검증되었다.

## V. 결론 및 프로젝트 파일 명세

#### 5.1. 요약

본 보고서는 PYNQ-Z2 FPGA 보드를 타겟으로, 동적 기능 교환(DFX) 기술을 활용하여 실시간으로 필터 특성을 변경할 수 있는 디지털 신호 처리 시스템을 성공적으로 설계하고 검증하는 전 과정을 다루었다.

주요 성과는 다음과 같다.

- 1. 다중 주파수 신호 생성기 구현: 125 MHz 시스템 클럭을 기반으로 1 MHz, 5 MHz, 10 MHz의 고정밀 사인파를 생성하는 DDS 모듈을 Verilog로 설계하고 정적 영역에 구현하였다.
- 2. 재구성 가능 FIR 필터 설계: 각각 2 MHz, 8 MHz, 15 MHz의 차단 주파수를 갖는 51탭 저역 통과 FIR 필터를 설계하였다. 부동소수점 계수를 16비트 고정소수점으로 양자화하고, 125 MHz의 고속 동작을 위해 파이프라인 구조를 적용하여 Verilog로 구현하였다.
- 3. **DFX** 아키텍처 적용: 세 개의 FIR 필터를 재구성 가능 모듈(RM)로, 이들이 배치될 단일 공간을 재구성 가능 파티션(RP)으로 정의하는 DFX 아키텍처를 구축하였다. Vivado DFX 흐름에 따라 플로어플래닝, 다중 구성 구현, 그리고 부분 비트스트림 생성을 완료하였다.
- 4. 시스템 검증: DFX 설계의 특수성을 고려한 시뮬레이션 전략을 수립하고, 포괄적인 테스트벤치를 작성하여 각 구성이 모든 테스트 시나리오에서 설계 의도대로 정확히 동작함을 파형 분석을 통해 입증하였다.

본 프로젝트는 DDS, FIR 필터와 같은 핵심 DSP 블록의 HDL 구현과 더불어, DFX라는 고급 FPGA 설계 기술을 실제적인 예제에 적용하는 전체 워크플로우를 제시함으로써, 하드웨어 유연성을 극대화하는 시스템 설계의 실질적인 가능성을 보여주었다.

## 5.2. 프로젝트 파일 명세

본 보고서와 함께 제공되는 프로젝트 압축 파일에는 시스템을 재현하고 시뮬레이션하는 데 필요한 모든 소스 코드가 포함되어 있다.

표 5: 최종 프로젝트 파일 명세

| 파일 이름                | 파일 유형         | 설명                                    |
|----------------------|---------------|---------------------------------------|
| pynq_dfx_top.v       | Verilog 소스    | 최상위 모듈. DDS와 재구성<br>파티션을 인스턴스화한다.     |
| dds_generator.v      | Verilog 소스    | 직접 디지털 합성(DDS)<br>사인파 생성기 모듈.         |
| fir_lpf_2M.v         | Verilog 소스    | 2 MHz 저역 통과 FIR 필터<br>(재구성 가능 모듈 1).  |
| fir_lpf_8M.v         | Verilog 소스    | 8 MHz 저역 통과 FIR 필터<br>(재구성 가능 모듈 2).  |
| fir_lpf_15M.v        | Verilog 소스    | 15 MHz 저역 통과 FIR 필터<br>(재구성 가능 모듈 3). |
| tb_pynq_dfx_system.v | Verilog 테스트벤치 | 전체 시스템의 기능 검증을<br>위한 테스트벤치.           |
| pynq_z2.xdc          | XDC 제약 조건     | PYNQ-Z2 보드의 클럭 핀<br>할당 및 타이밍 제약 조건.   |
| sine_lut.mem         | 메모리 초기화 파일    | DDS 모듈의 사인 조회<br>테이블(ROM)을 위한         |

|                           |             | 16진수 데이터.                                      |
|---------------------------|-------------|------------------------------------------------|
| fir_coeff_gen.m           | MATLAB 스크립트 | 세 가지 FIR 필터의 계수를<br>생성하고 양자화하는<br>MATLAB 스크립트. |
| create_vivado_project.tcl | Tcl 스크립트    | Vivado 프로젝트를<br>자동으로 생성하고<br>설정하는 Tcl 스크립트.    |

#### 참고 자료

- 1. Dynamic Function eXchange (DFX) Kria SOM DFX Examples 1.0 documentation GitHub Pages, 9월 26, 2025에 액세스, <a href="https://xilinx.github.io/kria-apps-docs/dfx.html">https://xilinx.github.io/kria-apps-docs/dfx.html</a>
- 2. Understanding Partial Reconfiguration with Vivado 01signal.com, 9월 26, 2025에 액세스, <a href="https://www.01signal.com/vendor-specific/xilinx/partial-reconfiguration/part1-introduction/">https://www.01signal.com/vendor-specific/xilinx/partial-reconfiguration/part1-introduction/</a>
- 3. Pynq-Z2 TUL Embedded, 9월 26, 2025에 액세스, https://www.tulembedded.com/fpga/ProductsPYNQ-Z2.html
- 4. Pynq-z2 Development Board DFR0600 Electromaker.io, 9월 26, 2025에 액세스, <a href="https://www.electromaker.io/shop/product/pynq-z2-development-board">https://www.electromaker.io/shop/product/pynq-z2-development-board</a>
- 5. PYNQ-Z2 Development Board uri=media.digikey, 9월 26, 2025에 액세스, <a href="https://media.digikey.com/pdf/Data%20Sheets/DFRobot%20PDFs/DFR0600\_Web.pdf">https://media.digikey.com/pdf/Data%20Sheets/DFRobot%20PDFs/DFR0600\_Web.pdf</a>
- 6. PYNQ-Z2 Reference Manual v1.0 Mouser Electronics, 9월 26, 2025에 액세스, <a href="https://www.mouser.com/datasheet/2/744/pynqz2\_user\_manual\_v1\_0-1525725.pdf">https://www.mouser.com/datasheet/2/744/pynqz2\_user\_manual\_v1\_0-1525725.pdf</a>
- 7. AUP PYNQ-Z2 AMD, 9월 26, 2025에 액세스, <a href="https://www.amd.com/en/corporate/university-program/aup-boards/pynq-z2.htm">https://www.amd.com/en/corporate/university-program/aup-boards/pynq-z2.htm</a>
- 8. PYNQ Board Overview, 9월 26, 2025에 액세스, https://pynq.tue.nl/general/pynq/
- 9. Direct Digital Synthesis (DDS) waveform generator mark harvey, 9월 26, 2025에 액세스, <a href="http://www.markharvey.info/des/dds/dds.html">http://www.markharvey.info/des/dds/dds.html</a>
- 10. samiyaalizaidi/Direct-Digital-Synthesizer: Direct Digital ... GitHub, 9월 26, 2025에 액세스, <a href="https://github.com/samiyaalizaidi/Direct-Digital-Synthesizer">https://github.com/samiyaalizaidi/Direct-Digital-Synthesizer</a>
- 11. An Almost Pure DDS Sine Wave Tone Generator Analog Devices, 9월 26, 2025에 액세스,
  - https://www.analog.com/en/resources/technical-articles/an-almost-pure-dds-sine-wave-tone-generator.html
- 12. Sinus wave generator with Verilog and Vivado Mis Circuitos, 9월 26, 2025에 액세스.

- https://miscircuitos.com/sinus-wave-generation-with-verilog-using-vivado-for-a-fpga/
- 13. How to generate sinc wave using verilog fpga Stack Overflow, 9월 26, 2025에 액세스,
  https://stackoverflow.com/guestions/15577482/how-to-generate-sinc-wave-usir
  - https://stackoverflow.com/questions/15577482/how-to-generate-sinc-wave-using-verilog
- 14. Building a high speed Finite Impulse Response (FIR) Digital Filter ZipCPU, 9월 26, 2025에 액세스, https://zipcpu.com/dsp/2017/09/15/fastfir.html
- 15. Implementation and Design of FIR Filters using Verilog HDL and FPGA, 9월 26, 2025에 액세스, https://d-nb.info/1217243402/34
- 16. Implement FIR Filter Algorithm for Floating-Point and Fixed-Point Types Using cast and zeros MATLAB & Simulink MathWorks, 9월 26, 2025에 액세스, <a href="https://www.mathworks.com/help/fixedpoint/ug/implement-fir-filter-algorithm-fo">https://www.mathworks.com/help/fixedpoint/ug/implement-fir-filter-algorithm-fo</a> r-floating-point-and-fixed-point-types-using-cast-and-zeros.html
- 17. firwin SciPy v1.16.2 Manual, 9월 26, 2025에 액세스, <a href="https://docs.scipy.org/doc/scipy/reference/generated/scipy.signal.firwin.html">https://docs.scipy.org/doc/scipy/reference/generated/scipy.signal.firwin.html</a>
- 18. FIR filter SciPy Cookbook documentation Read the Docs, 9월 26, 2025에 액세스, <a href="https://scipy-cookbook.readthedocs.io/items/FIRFilter.html">https://scipy-cookbook.readthedocs.io/items/FIRFilter.html</a>
- 19. DSP for FPGA: Simple FIR Filter in Verilog Hackster.io, 9월 26, 2025에 액세스, <a href="https://www.hackster.io/whitney-knitter/dsp-for-fpga-simple-fir-filter-in-verilog-91208d">https://www.hackster.io/whitney-knitter/dsp-for-fpga-simple-fir-filter-in-verilog-91208d</a>
- 20. Understanding Quantization Effects of FIR Filter Coefficients -HardwareTeams.com, 9월 26, 2025에 액세스, <a href="https://hardwareteams.com/docs/dsp/quantized-fir-coefficients/">https://hardwareteams.com/docs/dsp/quantized-fir-coefficients/</a>
- 21. How to Quantize FIR Coefficient Surf-VHDL, 9월 26, 2025에 액세스, https://surf-vhdl.com/how-to-quantize-fir-coefficient/
- 22. Vivado Design Suite Tutorial: Dynamic Function eXchange (UG947 ..., 9월 26, 2025에 액세스, https://docs.amd.com/r/en-US/ug947-vivado-partial-reconfiguration-tutorial
- 23. How-To on Partial Reconfiguration with Vivado 01signal.com, 9월 26, 2025에 액세스,
  - https://www.01signal.com/vendor-specific/xilinx/partial-reconfiguration/part2-vivado-flow/
- 24. Vivado Design Suite User Guide: Partial Reconfiguration (UG909) ivPCL, 9월 26, 2025에 액세스,
  - http://ivpcl.unm.edu/ivpclpages/Research/drastic/PRWebPage/ug909-vivado-partial-reconfiguration.pdf
- 25. MicroZed Chronicles: Partial Configuration Introduction Adiuvo Engineering, 9월 26, 2025에 액세스,
  - https://www.adiuvoengineering.com/post/microzed-chronicles-partial-configuration-introduction
- 26. Vivado Design Suite Tutorial: Dynamic Function eXchange, 9월 26, 2025에 액세스, <a href="https://static.eetrend.com/files/2021-12/wen\_zhang\_/100556482-232279-ug947-vivado-partial-reconfiguration-tutorial.pdf">https://static.eetrend.com/files/2021-12/wen\_zhang\_/100556482-232279-ug947-vivado-partial-reconfiguration-tutorial.pdf</a>
- 27. Designing an FIR Filter in Verilog and SystemVerilog Circuit Cove, 9월 26, 2025에

- 액세스, https://circuitcove.com/design-examples-fir-filter/
- 28. What is a Constraints File? Digilent Reference, 9월 26, 2025에 액세스, <a href="https://digilent.com/reference/programmable-logic/guides/vivado-xdc-file">https://digilent.com/reference/programmable-logic/guides/vivado-xdc-file</a>
- 29. A PYNQ-Z2 Guide for Absolute Dummies Part III: Configuring the FPGA Clock, 9월 26, 2025에 액세스, <a href="https://blog.umer-farooq.com/a-pynq-z2-guide-for-absolute-dummies-part-iii-tick-tock-using-fpga-clock-33a34ef3f51a">https://blog.umer-farooq.com/a-pynq-z2-guide-for-absolute-dummies-part-iii-tick-tock-using-fpga-clock-33a34ef3f51a</a>
- 30. PYNQ Z2 Master Constraints (\$2440950) · Snippets GitLab, 9월 26, 2025에 액세스, <a href="https://gitlab.com/-/snippets/2440950">https://gitlab.com/-/snippets/2440950</a>
- 31. Vivado Design Suite User Guide: Dynamic Function eXchange (UG909) 2025.1 English, 9월 26, 2025에 액세스, https://docs.amd.com/r/en-US/ug909-vivado-partial-reconfiguration
- 32. Vivado Design Suite User Guide Design Flows Overview, 9월 26, 2025에 액세스, <a href="https://www.xilinx.com/support/documents/sw\_manuals/xilinx2022\_1/ug892-vivad\_o-design-flows-overview.pdf">https://www.xilinx.com/support/documents/sw\_manuals/xilinx2022\_1/ug892-vivad\_o-design-flows-overview.pdf</a>
- 33. Creating a Dynamic Function eXchange Project 2025.1 English UG909, 9월 26, 2025에 액세스, <a href="https://docs.amd.com/r/en-US/ug909-vivado-partial-reconfiguration/Creating-a-Dynamic-Function-eXchange-Project">https://docs.amd.com/r/en-US/ug909-vivado-partial-reconfiguration/Creating-a-Dynamic-Function-eXchange-Project</a>
- 34. An introduction to the Vivado logic simulator Welcome to Real Digital, 9월 26, 2025에 액세스, https://www.realdigital.org/doc/8b5ffef81fd0d0a8ab8554ad6cffa863
- 35. How to Write a Basic Verilog Testbench FPGA Tutorial, 9월 26, 2025에 액세스, https://fpgatutorial.com/how-to-write-a-basic-verilog-testbench/
- 36. Verilog Testbench Example: How to Create Your Testbench for Simulation Fpga Insights, 9월 26, 2025에 액세스, <a href="https://fpgainsights.com/fpga/verilog-testbench-example-how-to-create-your-testbench-for-simulation/">https://fpgainsights.com/fpga/verilog-testbench-example-how-to-create-your-testbench-for-simulation/</a>